%0 Journal Article %T بهینه‌سازی حساسیت خط مرجع ولتاژ کم‌توان با استفاده از ساختار نوین دوطبقه در زیرآستانه %J مجله مهندسی برق دانشگاه تبریز %I رئیس دانشکده مهندسی برق و کامپیوتر %Z 2008-7799 %A عظیمی دستگردی, محمد %A حبیبی, مهدی %A دولتشاهی, مهدی %D 2018 %\ 11/22/2018 %V 48 %N 3 %P 1263-1271 %! بهینه‌سازی حساسیت خط مرجع ولتاژ کم‌توان با استفاده از ساختار نوین دوطبقه در زیرآستانه %K مرجع ولتاژ %K جبران‌سازی دمایی %K حساسیت خط %K کم‌مصرف %K مدار زیر آستانه %K ولتاژ پایین %R %X در این مقاله روشی نوین به منظور ارتقاء حساسیت خط ولتاژ مرجع خروجی در مراجع ولتاژ کم‌توان با ولتاژ تغذیه‌ی پایین ارائه شده است. در توپولوژی جدید پیشنهادی یک مرجع ولتاژ شکاف انرژی در طبقه‌ی اول قرارگرفته و با تغذیه‌ی یک مرجع ولتاژ حرارتی در طبقه‌ی دوم از ولتاژ خروجی طبقه‌ی اول سبب می‌گردد، حساسیت خط به‌طور چشمگیری بهبود یابد. ساختار ارائه شده نسبت به مدارهای مشابه از حساسیت خط بهتر و در حدود 0.079 برخوردار می‌باشد. به‌کارگیری مدار در ناحیه‌ی زیر آستانه، طراحی بهینه و حداقل منبع تغذیه‌ی mV 250 منجر به اتلاف توان pW 36.2 می‌گردد که آن را در رده‌ی مراجع بسیار کم مصرف قرار می‌دهد. مدار پیشنهادی در تکنولوژی um CMOS 0.18 شبیه‌سازی‌شده و همچنین به‌منظور ارزیابی در شرایطی نزدیک به واقعیت، اثرات عدم تطابق المان‌ها و تغییر فرآیند نیز در عملکرد ساختار مورد مطالعه قرارگرفته است. %U https://tjee.tabrizu.ac.ir/article_8228_5ce2eb0535a99bf4ed9e238b98e83a46.pdf