%0 Journal Article %T دومینو مبتنی بر مقایسه جریان ارتقاءیافته برای طراحی گیت‌های عریض توان پایین %J مجله مهندسی برق دانشگاه تبریز %I رئیس دانشکده مهندسی برق و کامپیوتر %Z 2008-7799 %A آسیایی, محمد %D 2017 %\ 03/21/2017 %V 47 %N 1 %P 1-10 %! دومینو مبتنی بر مقایسه جریان ارتقاءیافته برای طراحی گیت‌های عریض توان پایین %K منطق دومینو %K گیت‌های عریض %K جریان نشتی %K مصونیت در برابر نویز %R %X در این مقاله یک مدار دومینو جدید برای کاهش توان مصرفی گیت‌های عریض بدون کاهش چشم‌گیر سرعت پیشنهاد می‌شود. در تکنیک مداری پیشنهادی از مقایسه جریان شبکه پایین‌کش با جریان مرجع جهت تولید خروجی مناسب استفاده می‌شود. بدین طریق دامنه تغییرات دو سر شبکه پایین‌کش کم شده و توان مصرفی کاهش می‌یابد. همچنین از یک ترانزیستور در حالت دیودی به‌صورت سری با شبکه پایین‌کش استفاده شده است تا جریان نشتی زیر آستانه کاهش و مصونیت در برابر نویز افزایش یابد. شبیه‌سازی گیت‌های OR عریض با استفاده از نرم‌افزار HSPICE در فناوری 90 نانومتر CMOS انجام شده است. نتایج شبیه‌سازی گیت‌های OR 64 بیتی در تأخیر یکسان، 39% کاهش توان و 2.1 برابر بهبود مصونیت در برابر نویز را نسبت به مدار دومینو استاندارد نشان می‌دهند. %U https://tjee.tabrizu.ac.ir/article_5318_777ef0f3787b6c189dca6af55cff4e9b.pdf