%0 Journal Article %T طراحی و شبیه‌سازی مبدل آنالوگ به دیجیتال لوله‌ای مبتنی بر مقایسه‌گر ولتاژ پایین %J مجله مهندسی برق دانشگاه تبریز %I رئیس دانشکده مهندسی برق و کامپیوتر %Z 2008-7799 %A حسین‌نژاد, مهدی %A شمسی, حسین %D 2016 %\ 04/20/2016 %V 46 %N 1 %P 87-98 %! طراحی و شبیه‌سازی مبدل آنالوگ به دیجیتال لوله‌ای مبتنی بر مقایسه‌گر ولتاژ پایین %K مبدل آنالوگ به دیجیتال لوله‌ای %K مقایسه‌گر ولتاژ پایین %K دوبرابرکننده بهره خازنی %K منبع جریان %R %X در این مقاله، یک مبدل آنالوگ به دیجیتال لوله‌ای مبتنی بر مقایسه‌گر ولتاژ پایین طراحی شده است. حذف تقویت‌کننده و جایگزین کردن آن به‌وسیله یک مقایسه‌گر و منبع جریان تأثیر زیادی در کاهش توان مصرفی و پیچیدگی طراحی داشته است. برای طبقه اول از یک دو برابرکننده بهره خازنی به‌عنوان MDAC استفاده شده است تا دقت لازم را برای ولتاژ خروجی طبقه اول فراهم آورد. به‌دلیل اثر بارگذاری طبقه دوم بر روی طبقه اول از یک MDAC با امپدانس ورودی بالا در طبقات بعدی استفاده شده است. استفاده از منبع جریان سری اصلاح‌شده در MDAC طبقات بعدی باعث شده تا به‌هنگام تغییر سیگنال ورودی، بالازدگی ناشی از تأخیر مقایسه‌گرها در کل محدوده سیگنال ورودی ثابت مانده و به حداقل مقدار خود رسیده و ازاین‌رو تأثیر زیادی در افزایش دقت ولتاژ باقی‌مانده در طبقات بعدی مبدل ایجاد نماید. این مبدل با استفاده از نرم‌افزار HSPICE در تکنولوژی nm90 سی‌ماس شبیه‌سازی شده است. نتایج شبیه‌سازی نشان می‌دهد که مقدار SNDR و SFDR به‌ترتیب برابر 56 دسی‌بل و 5/64 دسی‌بل در فرکانس نمونه‌برداری 25 مگاهرتز است. توان مصرفی این مبدل لوله‌ای 2 میلی‌وات با منبع تغذیه 1 ولت است. %U https://tjee.tabrizu.ac.ir/article_4579_95dab826ac4e877f3cb241976a0c40c2.pdf